VIP——Cadence系统级封装设计——Allegro SiP/APD设计指南

当前位置:首页 > 计算机/网络 > 行业软件及应用 > VIP——Cadence系统级封装设计——Allegro SiP/APD设计指南

  • 版 次:1
  • 页 数:
  • 字 数:
  • 印刷时间:2011年02月01日
  • 开 本:16开
  • 纸 张:胶版纸
  • 包 装:平装
  • 是否套装:否
  • 国际标准书号ISBN:9787121118708
作者:王辉,黄冕,李君 编著出版社:电子工业出版社出版时间:2011年02月 
编辑推荐
  Allegro SiP和APD的软件是Cadence公司的重要产品之一,并于2009年11月推出了SPB16.3 版,功能更加强大,《Cadence系统级封装设计:Allegro SiP/APD设计指南》是基于SPB16.3的基础写作的。本书主要是结合书中的具体实例,通过实际操作来熟悉系统级封装设计的过程和方法。 
内容简介
    《Cadence系统级封装设计--Allegro SiP\APD设计指南》由王辉、黄冕、李君编著,主要通过实例分析、实验验证,结合理论分析和Cadence EDA工具的应用,来说明系统级封装设计的整个过程,帮助读者快速进入电子设计领域。 
    《Cadence系统级封装设计:Allegro SiP/APD设计指南》主要介绍系统级封装的设计方法,系统级封装从20世纪90年代提出概念到现在,已经进入多家学术机构和企业大规模投入资源进行研究与应用的阶段,它是今后电子技术发展的主要方向之一。系统级封装技术(System in Package)是一种把多个有源器件(芯片)和无源器件(电阻、电容、电感等)集成在一个封装里的高密度集成技术。用户采用系统级封装技术可把原来需要用PCB来实现的系统缩小为一个高密度封装,以满足用户对系统小型化、多功能、低功耗、高可靠性的要求。相对系统级芯片设计技术(System On Chip,SOC)而言,系统级封装技术可在同一个封装内集成多个采用不同半导体工艺的芯片,具备兼容多种IC(Integrated Circuit )工艺的优势,同时也具有缩短研发周期的优势。相对PCB设计来说,系统级封装技术由于采用更加紧密的器件布局,更短的信号线长度,其可以降低系统功耗和提高信号性能。
作者简介
    王耀,Cadenoe SPB平台中国区技术经理,主要负责Cadence公司的封装、系统级封装、PcB、信号完整性工具的技术支持。
    黄冕,助理研究员,广东企业科技特派员,任职于中国科学院微电子研究所电子系统总体技术研究室。工作期间主要从事Svstem-in-Package系统级封装技术、McM技术等电子系统小型化技术的研究与应用工作,在国家科技重大专项、国家863计划等多项谭题中担任重要研究工作。
    李君,西南交通大学电磁场与微波技术研究所博士研究生,中国科学院微电子研究所博士后。主要研究方向为系统级封装(Sip)中的信号完整性和电源完整性。
目  录
第1章 系统级封装设计介绍
1.1 系统级封装的发展趋势
1.2 系统级封装研发流程
1.3 系统级封装基板设计流程
1.4 Cadence 公司的SiP 产品

第2章 封装设计前的准备
2.1 SiP的基本工作界面
2.2 SiP的环境变量
2.3 Skill语言和菜单的配置
2.4 基本命令

第3章 系统封装设计基础知识
3.1 封装设计的常见类型

 VIP——Cadence系统级封装设计——Allegro SiP/APD设计指南下载



发布书评

 
 

 

PDF图书网 

PDF图书网 @ 2017