Verilog HDL 数字系统设计及其应用

当前位置:首页 > 教材 > 征订教材 > Verilog HDL 数字系统设计及其应用

  • 版 次:1
  • 页 数:290
  • 字 数:441000
  • 印刷时间:2003年05月01日
  • 开 本:
  • 纸 张:胶版纸
  • 包 装:平装
  • 是否套装:否
  • 国际标准书号ISBN:9787560611655
作者:袁俊泉 等编著出版社:西安电子科技大学出版社出版时间:2002年11月 
内容简介
本书系统地介绍了一种在专用集成电路设计领域具有广泛应用前景的硬件描述语言——Verilog HDL语言。利用Verilog HDL语言设计数字逻辑电路和数字系统的新方法,是电子电路设计方法的一次革命性的变化,也是21世纪的电子工程师所必须掌握的专门知识。
本书共分12章。第1章对硬件描述语言进行了概述,并给出了EDA的典型设计流程与有关硬件描述语言的*发展;第2章对采用Verilog HDL设计数字系统的方法以及Verilog HDL程序的基本结构进行了简单的阐述;第3~8章主要介绍Verilog HDL的基本知识、用户自定义元件以及Verilog HDL的两种描述方式;第9章详述了有关Verilog HDL程序测试与仿真的内容;第10章与第11章分别给出了使用Verilog HDL设计简单逻辑电路与复杂电路的实例;第12章对Verilog HDL的开发工具进行了简单的介绍。
本书简明扼要,易读易懂,并列举了众多的实例,便于读者学习与参考。本书可作为本科生和研究生的教科书,也可作为一般从事电子电路设计工程师的自学参考书。
目  录
第1章 概述
 1.1 电子系统设计方法的演变过程
 1.2 硬件描述语言
  1.2.1 硬件描述语言(HDL)
  1.2.2 为什么要用HDL
  1.2.3 HDL的发展历史
  1.2.4 Verilog HDL与VHDL的比较
 1.3 EDA典型流程
 1.4 硬件描述语言的新发展
  1.4.1 OO VHDL
  1.4.2 DE VHDL
  1.4.3 VITAL
  1.4.4 系统级描述语言
  1.4.5 IEEE Std—2000

 Verilog HDL 数字系统设计及其应用下载



发布书评

 
 

 

PDF图书网 

PDF图书网 @ 2017